設(shè)計(jì)pcb電路板的10個(gè)簡(jiǎn)單步驟
如何設(shè)計(jì)pcb板并不容易。 其他---花了一些時(shí)間來學(xué)習(xí)pcb設(shè)計(jì)的技巧,您可以從他們的經(jīng)驗(yàn)中受益。 如果您不熟悉pcb設(shè)計(jì),并且仍在學(xué)習(xí)線路板設(shè)計(jì),我們已經(jīng)整理了10個(gè)重要步驟,可用于為幾乎所有應(yīng)用程序創(chuàng)建現(xiàn)代pcb布局。
任何工程設(shè)計(jì)都有很多內(nèi)容。 任何新的電子設(shè)備都將以框圖和/或一組電子原理圖開始。 原理圖完成并驗(yàn)證后,您可以按照以下步驟在pcb設(shè)計(jì)軟件中創(chuàng)建現(xiàn)代pcb布局。 以下是pcb布局和設(shè)計(jì)步驟的完整列表:
1,創(chuàng)建原理圖,
2,創(chuàng)建空白的pcb布局
3,原理圖捕獲:鏈接到您的pcb,
4,設(shè)計(jì)pcb疊層
5,定義設(shè)計(jì)規(guī)則和dfm要求,
6,放置元件
7,高速pcb設(shè)計(jì),插入鉆孔,
8,布線---
9,添加標(biāo)簽和標(biāo)識(shí)符,
10,生成設(shè)計(jì)文件
現(xiàn)在讓我們看看在-pcb設(shè)計(jì)時(shí)發(fā)現(xiàn)的常見的錯(cuò)誤:
關(guān)鍵組件需要干凈,穩(wěn)定的電壓源。去耦電容器放置在電源軌上,以在這方面提供幫助。
但是,為了使去耦電容器發(fā)揮比較好的作用,它們必須盡可能靠近需要穩(wěn)定電壓的引腳。
來自電源的電源線需要進(jìn)行布線,以便在連接到需要穩(wěn)定電壓的引腳之前先連接到去耦電容器。
同樣重要的是,將電源穩(wěn)壓器的輸出電容器放置在盡可能靠近穩(wěn)壓器輸出引腳的位置。
這對(duì)于優(yōu)化穩(wěn)定性是必不可少的所有調(diào)節(jié)器都使用一個(gè)反饋環(huán)路,pcb布局設(shè)計(jì),如果未正確穩(wěn)定,pcb布線設(shè)計(jì),該環(huán)路可能會(huì)振蕩。它還可以---瞬態(tài)響應(yīng)。
高速信號(hào)pcb設(shè)計(jì)流程
當(dāng)前的電子產(chǎn)品設(shè)計(jì),需要關(guān)注高速信號(hào)的設(shè)計(jì)與實(shí)現(xiàn),pcb設(shè)計(jì)是高速信號(hào)得以---信號(hào)并實(shí)現(xiàn)系統(tǒng)功能的關(guān)鍵設(shè)計(jì)環(huán)節(jié)。
傳統(tǒng)的pcb設(shè)計(jì)方式不關(guān)注pcb設(shè)計(jì)規(guī)則的前期仿1真分析與制定,從原理圖到pcb的設(shè)計(jì)實(shí)現(xiàn)沒有高速信號(hào)規(guī)則約束,這樣的傳統(tǒng)設(shè)計(jì)方式在當(dāng)前的高速信號(hào)產(chǎn)品研發(fā)體系中已經(jīng)不可行,造成的后果一般是多次無效投板加工、不斷測(cè)試優(yōu)化與返工設(shè)計(jì),造成研發(fā)周期變長(zhǎng)、研發(fā)成本居高不下。
目前的高速信號(hào)pcb設(shè)計(jì)流程為:
高速信號(hào)前仿1真分析
根據(jù)硬件電路模塊劃分與結(jié)構(gòu)初步布局,仿1真評(píng)估關(guān)鍵高速信號(hào)是否過關(guān),pcb,如果不過關(guān)則需要修改硬件模塊架構(gòu)甚至系統(tǒng)架構(gòu);仿1真信號(hào)通過的情況下,給出電路板大體模塊布局方案及高速信號(hào)拓?fù)浣Y(jié)構(gòu)與設(shè)計(jì)規(guī)則
電路板布局設(shè)計(jì)
電路板布線設(shè)計(jì)
根據(jù)電路板實(shí)際布線的情況,如果與前仿1真制定的設(shè)計(jì)規(guī)則有出入,則需要再次仿1真分析高速信號(hào)是否滿足要求,例如:電路板線路布線密度過高、實(shí)際設(shè)計(jì)的線寬比前仿1真設(shè)計(jì)規(guī)則要小、可能造成高速信號(hào)線路損耗過大、接收端信號(hào)幅度不滿足芯片輸入要求而導(dǎo)-路板功能無法實(shí)現(xiàn)。